MTK PRX Sensivitity 问题
把插损调下来,调到4,5dB loss左右,看看你RX到6169的走线是不是太长了
通路上的匹配去调试,要么分段测试去排除,看下哪段导致的差
此频段一般不太好调
有点长,而且走的内层, RX电路 77645PA到BAlun之间没有做匹配电路。
这种方案本来在高频上面的RX不好调,一般在走线的时候都要优先考虑这几个频段,走内层线,阻抗控制好,倒不是特别难调,但是该预留的匹配一定要预留。从你现在的电路,差分调不动的话,就只能看balun电路,但是从你的截图来看,这个balun好像不太对和一般的balun电路相比的话?确认一下balun是否有问题?
平板?
如果匹配始终无法调上去,那就看看是否是modem配置的时序是否有问题
看一下大小功率下的灵敏度区别
按理论时分系统,功率大小,灵敏度不会有影响。
認同10樓的,B38/41是TDD system,不會有Tx in Rx干擾問題.
想问一下,为什么TDD系统,不会有Tx in Rx的干扰?不太懂
B38/B41是TDD 系統,Tx跟Rx不會同時,當然就沒有Tx與Rx isolation的跟問題,跟FDD不一樣.
看看学习
小编这blun电路 只有差分端口放着差分匹配。
其一、balun的单端口没有预留匹配
其二、PA的PRX输出端口也没有预留匹配。
小编虽然你一直在调差分匹配,但是差分匹配个人理解我主要作用是balun到LNA之间这一段。
对于 PA到balun这段的内层阻抗线,差分匹配变动没有强相关作用。
这段内层线前后没有预留匹配 导致你内层这根线阻抗比较发散、偏移。
有项目为了提升高频性能,直接从TXM拉根线到收发器,不过那样会多用一颗TDD SAW
balun电路应该是单端转成差分后,每个差分通路上要有一个串联和并联器件,另外一路和他刚好相反,才是balun电路吧!小编的图上并没有并位器件。
看两个图片
特地找了个原理图,小编中间4个pin 小器件 就是balun, 两个图的左边都圈了四个器件,就是差分阻容感匹配器件。
小编的pcb板子缺了原理图右边的 匹配。
建议分段量测一下,看看哪里插损比较大。
我最近也在做6169 但是PA是5422,原理图设计和你这边一样
我这边开始PRX也是只有-91左右,但是通过调试,性能是可以达到-95左右的。
一般情况下,靠近6169的并联位,并联1个电感,PCB阻抗做的ok,地保护ok的话,串联33pf,另一个并位基本用不上
另外你的原理图有点问题,PA到巴伦之间没有匹配位,这么长一段射频走线是需要匹配位将这段巴伦到PA走线匹配到50欧姆的,建议在pa到巴伦之间放一个π型匹配 ,layout靠近PA放置,如果有空间,建议到balun这边也放一个并联位。
这样的话,调试的时候,再略砍掉TX一丢丢性能,只要不影响TX很多,性能是可以做到-95左右的,至少也可以做到-94.5以上。
巴伦到PA的匹配看参考原理图不都是放置靠近巴伦吗?到底LAYOUT是放置在靠近PA位置还是巴伦位置调试效果好呢?
你这-94.5是多少M带宽的
根据以往本人自己的经验,π型匹配放PA端,然后靠近巴伦端预留一个并联位。但这个并联位基本没用过!
具体放哪里,还是要根据实际项目中pcb的空间看,自己斟酌。
layout空间足够的话自己可以做一个实验,两边都预留π位,再下次打板改板去掉就好了,没什么大的影响。
BW=10M
10M 94.5低了点,有97的样子吧
我这项目BLUN到PA没有预留阻抗匹配确实有影响,B38/B40/B41PRX共用一条电路确实不好调,调试要兼顾三个BAND的RX性能, 目前B40的Sensivitity 最低的有-95.5, B38/B41最低的有-94. 加上分集的天线不出意外能调出来。
是的, 如你说的,那一端没有做阻抗匹配
目前最低的有-94, 如果那里放了匹配, 应该能提升一点上去。 你这个项目有做TD-SCDMA吗
没做TD-SCDMA ,我们做的WCDMA与FDD. TDD 如果你原理图上加上那个匹配位置,应该灵敏度可以再提升1dbm左右。
TDD是时分复用,你可以看一些基础的原理性知识,然后你这一点就会明白了
原来用的是balun器件,我们都是用电容电感搭建balun电路,不是用现成的器件。
小编也太大胆了,balun器件和PA之间不留匹配,风险很大啊。刚开始以为你的balun器件的位置是搭建的balun。如果是balun器件的话,至少要在靠近balun器件这边预留一个L型匹配,不然就要改版。当然,如果能够勉强达到的话,也可以用。
TX RX不同时工作
建议分段量测一下,看看哪里插损比较大。
我最近也在做6169 但是PA是5422,原理图设计和你这边一样
我这边开始PRX也是只有-91左右,但是通过调试,性能是可以达到-95左右的。
一般情况下,靠近6169的并联位,并联1个电感,PCB阻抗做的ok,地保护ok的话,串联33pf,另一个并位基本用不上
另外你的原理图有点问题,PA到巴伦之间没有匹配位,这么长一段射频走线是需要匹配位将这段巴伦到PA走线匹配到50欧姆的,建议在pa到巴伦之间放一个π型匹配 ,layout靠近PA放置,如果有空间,建议到balun这边也放一个并联位。
这样的话,调试的时候,再略砍掉TX一丢丢性能,只要不影响TX很多,性能是可以做到-95左右的,至少也可以做到-94.5以上。
线走的过长。
请教下,如何用电容电感搭balun,如何调试效果呢。