微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 手机设计讨论 > 手机射频设计讨论 > 关于26MHz晶体走线

关于26MHz晶体走线

时间:10-02 整理:3721RD 点击:
在layout guide中要求26MHz晶体两引脚走线越细越好,不明白为什么,请高人指教

to minimize parasitic capacitance of the trace,usually use  4mil,thinnest controllable Dimension of most PCB manufactory

Not as thin as possible, commonly this trace should be around 7~8 mil

谢谢楼上的回答,我们公司几乎所有项目都是用4mil线,有一款机用了8mil线,AFC校准值达到2000多,比其它机偏1000那样,应该是由于寄生电容的影响了

26MHz时钟负载是高阻。 线越细 阻抗越高 。

晶体不是还要对地并电容吗?微带线的寄生电容有这么大的影响吗?

确实是寄生电容的影响。但如果有外接电容的话应该也能调回来吧,这样你的电容就不是推荐的值了,而且此容值是不是标称值也不一定。
有没有一个此寄生电容的一个工程计算的公式阿?

可以用layout阻抗控制工具来计算每inch的寄生电容量

走线越细电容越小

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top