微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 手机设计讨论 > 手机射频设计讨论 > DAC打到1023时候,DCS整个频带内的PHASE ERROR偏的很离谱

DAC打到1023时候,DCS整个频带内的PHASE ERROR偏的很离谱

时间:10-02 整理:3721RD 点击:
DAC打到1023时候,DCS整个频带内的PHASE ERROR偏的很离谱,而且是突变的,但是PCL=0时候的PHASE ERROR 倒差强人意,至少不会FAIL.请达人吱一下,MTK平台的.感觉是PA的电源有问题,但是了几次,没效果

1。收发隔离度问题:mtk接受和发射用的是同一个本镇,发射的功率会通过接收回路到trx,污染本镇,使相躁变大
2。pa的工作状态,好像反了,可能是trx和pa的匹配没有弄好
3。如果是电源问题,看一下cmu的modulation项,那根调制线是不是在头上翘起来了,如果是的话,就说明锁相时间过长,是供电不足。你可以在电源两端并联一个4700uf的大电容,然后看一下pe是不是有改善,如果有改善,建议修改电源,把电源走在同一层,且紧挨主地的那层(一般是第四层走电源)
以前也遇到过极限情况下,pe是10度,后来改版好了,是第一种问题。

楼上说的很精辟,高手啊!



调制线,指的是CMU调制谱红色框吗?




问小编:从PCB LAYOUT而言,如何加强收发隔离呢?只要通过将PA输出到ASM的线严格包地,沿途多打地孔?另外尽量使得发射和接收的线离的远些,同时,ASM多打地孔?

dac=1023,pe大不是很正常吗?
小编还用马甲,BS

仙人,你为什么眼力这么好?又让你给逮着了。




是大的离谱,实在看不下去了,正常状态的PE已经调好了,但DAC=1023的还没搞定,但已经不让改板,只能死马当活马医,再改改件了。上一板还好的,PCB LAYOUT换了个人LAY,只怪自己经验不足,没把好关

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top