关于锁相环杂散的问题请教大家
这个PLL是分数的还是整数的,什么结构的?先查清楚250kHz是不是里面数字电路出来的,比如说分频器。 电源上一定要做足文章,VCO电源要有充足的滤波去藕。
整数锁相环,鉴相频率5M,似乎想不出来哪儿能出来250k呀,目前发现和电源的关系比较大,特别对有源滤波器中运放正极的偏置电压比较敏感,不知道是什么道理?
你的环路带宽是多少
影响杂散的因数:环路带宽影响很大,VCO处的相噪,晶振的影响,分频系数太大
环路带宽根据ad公司的软件算的,150K
你的PLL是分数的还是整数的,如果是整数的电源出来的可能性比较大,首先应先查查电源上有没有?还有在输出或者LOOP输出线有没有与电源出现偶合的可能,如果是小数的那就要看你的参考本振选择与鉴相频率的关系了,不同的器件不太一样,譬如ADI的当参考本振除以鉴相频率得到的值机不能被2又不能被三整除的时候杂散最好!
对了还有要保证你的参考源是干净的
谢谢楼上的各位兄弟,问题还没有找到,只能一项项排除了,郁闷!
Debug就是涨经验的过程。 可以先断开环路,外加干净稳定的电源到VCO的控制电压上,看VCO自由振荡有没有杂散频率,仔细看看电源。然后看看分频器出来有没有杂散。参考源有没有被干扰?可以外加参考源看看杂散有没有和参考源有关系等等。总之就是不要放过任何可疑的地方。
另外是不是环路没lock? 杂散比振荡中心频率低多少?
谢谢cooley兄弟,现在看了一下,杂散比本振信号低二十多个db,按照你说的一步步试,有问题再请教大家!
现在仅给vco加电,电压控制引脚悬空,发现VCO自由振荡即有杂散,VCO用的是HITTITE的HMC529LP5,这是什么情况啊兄弟们?
请问小编用的锁相芯片是什么?
报告一下最新的情况,现在把环路中所有的电源都用稳压源直接外接,杂散还是存在,只是间隔宽了一倍,有用信号两边每隔520k出现一个杂散,有没有遇到类似问题的兄弟呀?
锁相芯片用的ADF4107,呵呵
光给VCO加电,其他模块不上电,还有杂散那说明电源不干净或者从电源调制上去的? 电压控制引脚最好不要悬空,加个固定的电压或者接到地上。
ADF4107只能到7GHz,你的信号输出分频后,才鉴相的,是么?
回楼上的兄弟,HMC529LP5集成了倍频电路的
顶一下,学习学习
1.保证参考源是纯净的,
2.电源一定要滤波,尤其是VCO 的电源,
3.虽然你的参考源是5MHZ,但是不是在 PD里又进行了20分频? ,也就是说你的VCO 输出频率不是以5MHZ为步进 ,而是250KHZ为步进,而现在你的环路带宽只有150K,这样的话250K杂散应该很大
4. 确保电路印制伴接地好,否则是容易出现杂散的
5.是不是你的外部控制有问题,也就是说外部信号通过控制线进入PD,由于 器件的非线性,很容易出现规律性的杂散
也可能是外部的数字电路通过VCO 的+5V电源串扰过去的,
用片子做,尤其是用高度集成的很容易出现这种问题
以前做2.4G的时候,莫名其妙的也出现鉴相频率的N分之几的杂波,最后不了了之了
我也在坛子里问过的
很难找原因
谢谢baizongyi兄弟不遗余力的解答,俺现在看了一个,杂散的产生确实和电源关系很大,改用外部稳压源直接供电时杂散得到很大的抑制,基本能到40dBc,但是还是达不到应用的要求,请教一下大家,做锁相环时电源滤波一般应该怎么考虑呀?
补充一点,锁定时功率比自由振荡小了将近8个dB
DC-DC的开关电流有杂波的
如果是开关电源可以用频率高一点的示波器看一下纹波有多大,
VCO电源必须要用稳压块稳过再给,最好还要就近加一大电容,22uF或33uF尤其当VCO电源端距离稳压块很远时。用一般的直流稳压电源直接给VCO供电是不行的。
楼上兄弟正解,谢了!
单独给VCO加电最好用干电池,,如果还有杂散就换个VCO吧
我是位新手,想问一下。
PLL是整数或分数,是怎么分的。
用开关+线性稳压块的方案给锁相环供电,现在发现开关频率及其整数倍谐波全出现在线性稳压块的输出端,直接导致锁相输出产生杂散,大家有没有什么好的办法啊?谢谢
都很在理,可不可以互留电话!~~
因为开关电源会有一定的频率效应,也就是开关频率,这个频率一般在几百KHz,一般的情况下需要对这个频率进行隔离(试一试采取二次稳压的方法),同时保证尽量靠近VCO电源端加一大的去偶电容,来尽量消除开关电源的开关频率对锁相环的影响。
我建议最要不要采用开关电源的解决方案,开关电源的开关频率是使锁相环产生杂散的最根本原因。
用7805好過
在参考信号源以及需要供电的部分都串联个UH级的电感试试
串电感似乎会分压
我看了你的电路图,为什么非要用开关电源呢,14.3V进来经二次稳压,不很好吗?还有,你的C10和C11后面并两个47UF到220UF的电容看一看效果.还有,稳压块后面的大电容值有点偏小.
对了,如果稳压块的隔离效果不行的话,你可以换成ADJ试一下,不过你可以事先仿真一下稳压块的隔离度.
以我做PLL的经验,在调系统的时候控制系统的系统很容易从VCO和PD控制端引入杂散,关于VCO 电源滤波问题,建议你在PLL组件里VCO的电源由单独的稳压电源产生,如7805等稳压块.关于PD端杂散的引入,最好用光电耦合器.杂散问题可以解决.
现想的频谱是一根直线,实际的频谱像一个n,原因是存在寄生的调频和调相.
在离开中心频率250KHz处存在规律性的杂散频谱,说明有一250KHZ的信号调制进去了.
这一干扰信号有可能来自: 1.电源 2.参考频率 3.数字电路
当以上原因都排除了,问题还在存在时,试着调试一下LOOP FILTER ?
顶一下,学习一下
