PFD杂散过高,如何优化
时间:10-02
整理:3721RD
点击:
请教各位,目前用ADI的一款集成VCO的PLL设计的电路,调试中发现一个鉴相频率杂散过高的问题。
比如PFD设定为500KHz,信道间隔125KHz(内置VCO除4),锁定后输出信号大多指标正常,但发现+/-250KHz以及其倍频处的杂散较高,-40dBc,而spec应该到-60dBc以下。并不是所有信道都很高,整数频点很好,-60dBc以下,很奇怪。
环路滤波器带宽25K。
比如PFD设定为500KHz,信道间隔125KHz(内置VCO除4),锁定后输出信号大多指标正常,但发现+/-250KHz以及其倍频处的杂散较高,-40dBc,而spec应该到-60dBc以下。并不是所有信道都很高,整数频点很好,-60dBc以下,很奇怪。
环路滤波器带宽25K。
怎么解决的?介绍下经验
已解决,谢谢!
