微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 手机设计讨论 > 手机射频设计讨论 > 请教锁相环低温失锁的解决办法

请教锁相环低温失锁的解决办法

时间:10-02 整理:3721RD 点击:
PLL低温失锁的一般原因有哪些及解决办法

增大环路带宽

好像正好相反 应适当减小环路带宽 之后有一些改善

请问下lz,环路带宽和相位裕度的初始值一般是采用什么规则?
另外,没锁住,一般现象是那个频点一直在跑么?我的板子锁出来频率基本正确,但把频谱仪打窄之后看,不是一个干净的东西,有一堆波浪,改了好多次环路滤波都不见起作用,哎,会不会是电源引入的噪声太大了?

直接看Lock Detect 电压不行吗
导致失锁的原因有很多,不仅仅是环路带宽,比如VCO输出功率在低温下的变化,VCO 输出频率在低温下也变了,PLL 在低温下锁定频率的Vcc VCO值也变了。
设计环路带宽一般小于步进的1/10,相位欲度大于45度

我也遇到过类似问题 这也属于没锁定 先排除信号源不稳定的因素 除此之外试着减小环路带宽 选择较小值的Icp

恩,谢谢,我今天又试了下,还是没锁住,电源线上又加了退偶容,Icp调小到0.6mA,参考频率源直接用信号源灌,环路滤波换了几组,变了带宽和相位裕度,锁出来的东西一直都是一堆东西的样子,我都不知道还可以从哪方面找原因了。
另外,这是我第一次搭锁相的板子,有点怀疑是不是环路滤波器算法不对了,请问下一般是怎么算的?我通过ad公司的软件simPLL跑的值出来,但是片子不是用的ad的,不知道会不会软件中设置有问题?

我看资料上写的,环路带宽越小应该锁相时间越长,相噪越好,当然也不能太小,如果对锁相时间没要求,带宽一般取在vco和pll相噪相等的频点上来优化整个电路的相噪。而相位裕度一般48度为最佳锁定时间,有同事建议相位裕度越大,带宽越宽越容易锁定.........不知道,有经验的老同志有这种感觉没有。
步进是指的vco的灵敏度么?就是每v所改变的频率?

“我看资料上写的,环路带宽越小应该锁相时间越长,相噪越好,当然也不能太小,如果对锁相时间没要求,带宽一般取在vco和pll相噪相等的频点上来优化整个电路的相噪。而相位裕度一般48度为最佳锁定时间,有同事建议相位裕度越大,带宽越宽越容易锁定”
资料上写的是理论。环路带宽的大小,就是相噪&杂散 与 锁定时间之间的取舍了。环路不能太大,太大会不稳定;不能太小,太小会发生Cycle Slipper。一般来说是不会取VCO 和 PLL相噪相交点为环路带宽的,都是按照所需的指标,来调整带宽,调整滤波器的零点和极点。同时要考虑杂散。相位裕度和锁定时间并无直接关系。
不能锁定的问题,单靠你现在所描述的并不足以判断。首先你不是用AD的PLL,是否SimPLL仿出来的结果和真实的一致有疑问;其次,能否锁定和电压有很大关系;再次锁定跟Ref的输出功率也有关系;然后,与PLL RF in 功率大小也有关系;还有,与VCO有很大关系,你常温能锁,低温失锁,VCO的稳定性你检查了没。
希望对小编有帮助

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top