微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 手机设计讨论 > 手机射频设计讨论 > 请教各位高手一个关于PLL的相噪问题

请教各位高手一个关于PLL的相噪问题

时间:10-02 整理:3721RD 点击:
我用的鉴相器是ADF4108,VCO是HMC508,运放是OP184,输出频率是8GHz,其相位噪声非常差只有70,晶振的相噪优于125。请教各位大虾应该怎么检查调试?

晶振的输入频率是100MHz,相噪都是在1KHz的地方测试的。仪表用的是R&S FSQ26信号分析仪

怎么没有人回答,顶一下。是不是小编你说得不具体不详细,你仅仅讲个几个元件的型号

说一下你的鉴相频率,环路带宽

10logPD+20LogN,鉴相频率尽量高些,电源滤波要好。

供电说说清楚可以吗?

1、小编可能是环路滤波器选择不合适,导致运放噪声在1kHz处积累了;环路滤波器放宽点,对小编的问题可能有些好处。
2、-125dBc/Hz@1kHz的晶振质量很一般,可以考虑换一下。
3、小编没给鉴相频率,环路滤波器内噪声不好估算。
4、如果是8GHz点频,不推荐使用有源滤波器,运放会引入噪声。推荐使用三阶无源滤波器。
5、电源一般会引响杂散,极少影响相噪。(这点为个人经验,仅供参考,没什么依据)

有源滤波器的电源处理不好对相噪的影响很大,切身体会

7楼分析得很有道理,基本同意

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top