微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 手机设计讨论 > 手机射频设计讨论 > hmc700lp4的小数模式

hmc700lp4的小数模式

时间:10-02 整理:3721RD 点击:
我最近hmc700lp4的小数模式,鉴相频率用的是1M,感觉相噪比较差,用频谱仪看的话,SPAN打到1k的话,才-30dB
不知道怎么解决,不知道大家用小数模式的相噪怎么样,请高手赐教~
谢谢了!

纠正:相位噪声用dBc/Hz,更加直观。
排错:1  加大参考功率。
         2  确认ΔΣ补偿器工作状态正确。
         3  确认参考,反馈电路连接可靠。
         4  加大电荷泵增益。
建议:提高鉴相频率。

SPAN打到1K,你看的是什么地方的相噪呢
我的700,50MHz鉴相频率,小数模式,2GHz输出,指标大概如下:
-87dBc/Hz@1k
-96dBc/Hz@10k
-107dBc/Hz@100K
杂散基本都在-60dBc一下

在小数模式下,100MHz参考的话,输出6GHz多时,1K的相噪好像是-90,你应该是设置寄存器错误

请问阁下的小数模式的寄存器是怎样设置的呢,能举个例子吗

还有,我还遇到HMC700LP4小步进杂散太大的问题.要保证低相噪,则杂散太大,要保证杂散,则相噪有所下降,也请高手赐教!

还有,我还遇到HMC700LP4小步进杂散太大的问题.要保证低相噪,则杂散太大,要保证杂散,则相噪有所下降,也请高手赐教!
------------------------------------------------------------

小数杂散(fractional spur)和相位噪声是矛盾的。
一般小数杂散是用抖动(dither)方法解决的,这种方法会对相位噪声有影响。
想要两个都保证,无解。
也许小编说的是 “integer boundary spur”,这个东西很麻烦。目前业界还没有一个放之四海而皆准的办法。
一般来说,减小参考和反馈功率,优异的布板会对此有改善。

我的就是integer boundary spur,很差,带内大概有30dBc的样子。调节下电荷泵电流有点改进,但是效果不明显。
不知道你的能做到多少?

小数模式:
0 478708
1 86
2 1
3 78
4 333333
5 50894C
6 702F87
7 1004FA
8 31DF
9 900380
A 0
B 72
C 0
D A
E 0
F 1
10 0
11 0
12 0
13 0
14 0
15 0
16 0
17 0
18 0
19 0
1A 0
1B 0
1C 0
1D 0
1E 0
1F 0
20 0
21 0
22 0
23 0
24 0
25 0
26 0
27 0
28 0
29 0
2A 0
2B 0
2C 0
2D 0
2E 0
2F 0
30 0
31 0
32 0
33 0
34 0
35 0
36 0
37 0
38 0
39 0
3A 0
3B 0
3C 0
3D 0
3E 0
3F 0
50
1
整数模式:
0 478708
1 86
2 1
3 78
4 333333
5 50894C
6 703387
7 4FA
8 31DF
9 900000
A 0
B 72
C 0
D A
E 0
F 1
10 0
11 0
12 0
13 0
14 0
15 0
16 0
17 0
18 0
19 0
1A 0
1B 0
1C 0
1D 0
1E 0
1F 0
20 0
21 0
22 0
23 0
24 0
25 0
26 0
27 0
28 0
29 0
2A 0
2B 0
2C 0
2D 0
2E 0
2F 0
30 0
31 0
32 0
33 0
34 0
35 0
36 0
37 0
38 0
39 0
3A 0
3B 0
3C 0
3D 0
3E 0
3F 0
50
1
这个是代理给的例子

谢谢了!问题稍有好转!呵呵

我的就是integer boundary spur,很差,带内大概有30dBc的样子。调节下电荷泵电流有点改进,但是效果不明显。
不知道你的能做到多少?
--------------------------------------------------------------
小数模式,电荷泵要加个小的直流偏置(DC offset),这个好像在寄存器9中设置。我目前做的频带比较宽。全频都能到-40dBc;大部分频点能到-45dBc;某些频点能到-50dBc。

嗯,这个加了的,效果感觉不明显,我是从2G~6G。环路带宽约50kHz, 步进100Hz, 10K,1K,的杂散比较大,大概-30dBc,100KHz的话,就比较好了,能有-50dBc的样子。你的这个杂散是靠环路滤波器抑制的呢,还是调电流偏移?还有你加的电流偏移在整个频带是恒定的呢,还是随频率变化有所变化啊

嗯,这个加了的,效果感觉不明显,我是从2G~6G。环路带宽约50kHz, 步进100Hz, 10K,1K,的杂散比较大,大概-30dBc,100KHz的话,就比较好了,能有-50dBc的样子。你的这个杂散是靠环路滤波器抑制的呢,还是调电流偏移?还有你加的电流偏移在整个频带是恒定的呢,还是随频率变化有所变化啊.
-----------------------------------------------
偏离1kHz处环路滤波器是滤不掉的。
兄弟,如果是研究研究的话,可以。
如果是做产品的话,要么接受这个事实,要么换方案(DDS+PLL)。需要量产的话,指标全频段高于-35dBc可能并不现实。
我比较好奇,2GHz-6GHz,用什么振荡器?分段VCO,还是VCO分频?还是YIG?

是用的YIG哈,绵阳九所的

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top