微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 手机设计讨论 > 手机射频设计讨论 > 求助一下 关于PLL频率合成器的问题

求助一下 关于PLL频率合成器的问题

时间:10-02 整理:3721RD 点击:
在PLL频率合成器电路中,鉴相器和VCO集成在一起好呢?还是VCO在片外的好?我现在在做设计选择不知道那种方式好些。请帮我说一下各自的优缺点?多谢

片内的指标没片外的VCO好。但是省事

VCO与PLL集成可降低成本和实现小型化,但集成VCO的相噪指标没有模块化的VCO高。如何选用要看你对输出相噪的要求来定。

这不能一概而论啊,国外某些厂商做的所有都集成在一起的片子相噪相当不错了,比自己用单独VCO做的PLL好很多

嗯,相噪指标是主要的关注点

某些厂商---是指那些厂商呢,请帮推荐

全集成的功耗小、价格低,特别是cmos类的,现在的水平已经做得很好啊,相噪看你的要求了,普通民用的2G频段上带内-90dBc以下,偏移1MHz的相噪在-130以下的没啥大问题,锁定时间<50us的,总电流30mA以下的。不但国外国内也有这样的全集成PLL(滤波器也做进去)。

也跟频踪带宽有关系吧,太宽的可能集成不进去

支持SEA-GULL
受体积和工艺限制,集成VCO频率范围的倍频程不可能很大,比较宽的覆盖范围一般都是用很多倍频程较小的频段进行堆叠的方法实现
而这样一来,压控灵敏度就通常都会比较低

其实我就是用点频,带宽不存在问题

ADI 比较多

RFMD的不错···

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top