微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 手机设计讨论 > 手机射频设计讨论 > PLL环路电容的使用

PLL环路电容的使用

时间:10-02 整理:3721RD 点击:
在环路滤波的时候,本来使用1UF的,却使用了十个0.1UF的并联,这有什么好处呢?并联内阻减小?还是?期待答复!

没这么用过,期盼牛饮解答

可以简单的认为,单个1uF电容比10个0.1uF并联的寄生电感稍大。所以并联是为了减小寄生电感,但是并这么多还是头一回见到。

看到MOTOROLA这样用,期待解答,,,,,,,,,,,,,,,,,,,

, 还真没看过这种用法,期待解释。

除了3楼说的原因外,还有1u和0.1u在原料上选择可以不同,而确定温度系数不同,0.1u的可以作到很好的温度系数,但1u的温度系数就比较难保证,同样PLL环路电容的漏电流也是一个重要的参数,0.1u的漏电流可以做的很好,但1u的就差多了.

学习, 学习了

1uF 的 tolerance 太大了。 用10 个 0.1uF 的就大大提高了电容的精度。
3楼说的也很有道理。顶

提高精度的另一个方面是,电容本身的误差有的是偏大,有的是偏小。
10个并起来的话就可以抵消掉一些误差,使用单个的电容误差就偏向一方!

调查清楚那是MLCC电容,主要起到抗震动作用.

不太懂

简单的测试就是在RX状态下,敲打机器的各部分,看对VCO有多大影响.

上一篇:VSWR检测问题
下一篇:微带天线材料

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top