微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 手机设计讨论 > 手机射频设计讨论 > DC block的问题

DC block的问题

时间:10-02 整理:3721RD 点击:
最近在某家厂商提供的Power Amplifier datasheet中看到, 根据使用频段考量建议采用10pF ~ 22pF范围的dc block...
想请问一下各位先进~
1. 关于选用dc block电容大小有没有什么理论计算?
2. 用大的电容当dc block 以及 用 小的电容当dc blcok时, 两者有没有什么差异? 会有什么影响
谢谢~

1. dc blocking capacitor的容量, 理论上是越大越好, 因为容抗越低; 但实际不是.
理由是: 电容值越大自谐振频率(SRF)越低, 若工作频率高于SRF, 这个电容已变成电感了.
2. 具体的容量由工作频率决定. 2~3GHz时用10~22p, 最好是两个22p并联; 1GHz左右用33p, 最好用两个22p并联.

请教一下二楼的大哥,我在LNA的前面和后面都接了LC滤波器,LNA和滤波器间接了DC block电容,但是我如果按照1G左右接33p的block电容,该电容值太小会影响滤波器的特性怎么办啊?

1,根据频率决定,一般该电容在当前工作频率下的阻抗应小于2欧姆。
2,远离自谐振频率使用。
3,根据在电路中的功能及位置决定,如在VCO谐振电路与其第一级缓冲放大器之间的电容需要稍微小一些,避免级间干扰。
楼上的,是先决定耦合电容,然后再去调试滤波器。一般情况下隔直电容的影响不是那么严重。

把隔直电容设计成滤波器and/or匹配网络的一部分.

不错,学习了!

good

高手太多了。

学习了,谢谢各位高手!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top