PLL电路设计中,串联0欧姆电阻会影响射频信号吗
时间:10-02
整理:3721RD
点击:
在进行PLL电路的设计,看到ADF4350的参考设计上最后的RF输出支路上有0欧姆的电阻存在,请问在射频走线上串联0欧姆的电阻不会对射频信号造成影响吗?
在ADI论坛上得到的答案是:频率比较高的时候是会影响结果的,因此通常建议在第一版的时候留足够的调试焊盘,可以进行调试,如匹配网络等。在实验后,确定最终网络及拓扑结果,此时设计PCB应去除不必要的调试焊盘。
可是知道具体是什么影响呢?
在ADI论坛上得到的答案是:频率比较高的时候是会影响结果的,因此通常建议在第一版的时候留足够的调试焊盘,可以进行调试,如匹配网络等。在实验后,确定最终网络及拓扑结果,此时设计PCB应去除不必要的调试焊盘。
可是知道具体是什么影响呢?
这种设计可以用在RFID读写器中吗?
回复第 2 楼 于2013-12-24 22:10:06发表:
这种设计可以用在RFID读写器中吗?
你是做什么方面的?方便的话我们可以联系下。qq278195029
不会影响射频信号。
4350出的信号频率才多少……
不影响
有带宽限制吗?低频没有问题