微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 手机设计讨论 > 手机基带和硬件设计讨论 > MEMORY中的EBI总线与data线

MEMORY中的EBI总线与data线

时间:10-02 整理:3721RD 点击:
请问各位大神们 各种EBI线具体都是什么作用啊还有data线,是与CPU通信的  怎么个通信法。EBI有数据线那还要data线是什么?
EBI_CKE?    EBI_DM(4根)? EBI_DQS?    EBI_DQ?   SDC_DATA?  

2、LPDDR与EMMC分开怎么理解

emcp,目前一般集成emmc和lpddr3.
emmc负责存储数据,不会丢失的。比如音视频数据,系统代码等等,关机重启后还在的数据。
计算机体系结构中一般分为三级存储结构,emmc属于第三集,简称外存,容量最大,速度最慢。从功能上看,跟u盘并无差异。
与emmc的访问方式是通过emmc总线控制器,地址总线8跟,一根clk线,一根cmd线。常规的读写周期耗时数百乃至数万cpu指令周期。但是emmc贵在单位bit价格便宜。并且属于不丢失(至少也是数年内不丢失)。
lpddr是第二级存储系统,也就内存。内存一般较为贵,1g目前在几十块的价格。内存一般会有32条数据线用于传输数据,10条CA线(LPddr3 最新标准)用于传输地址和命令。内存一般读取数据在数十个指令周期。但是断电后数据就会消失。
当然,第一级存储系统就是缓存了。跟主题关系不大。
小编看一个emcp的文档就都了解了 。lpddr3和emmc是完全独立的两个部分。控制上没有耦合的关系。
另外查一下jedec的标准。内存的总线协议和emmc的总线协议有比较大的差。
内存:数据总线32-64根。控制总线十根+。还有dqs等数据选通信号,差分clk等等
emmc:地址通过cmd总线发送。数据总线8跟,一根clk,一根cmd
内存的信号线要数倍于emmc的信号线

没人给我指点指点啊

emmc集成DDR与NAND,即集成存储与控制芯片,data数据线是负责控制通信,EBI是负责存储数据线,有地址寻址等,是这样吗

第一个不太清楚,LPDDR指的是运行内存,即RAM,eMMC是存储内存,即ROM。两者可以放在一起,也可以分开。

先谢谢了!那原理图上memory的接地哪些管脚的那部分就是属于EMMC,负责存储吧?数据线控制线等属于DDR部分?可以这样理解吗

不能这么理解,DDR和eMMC都是各自工作的。DDR就相当于电脑上的内存条,而eMMC相当于硬盘。你去看看内存条和硬盘的区别,我也说不太清楚。

楼上正解

DQ:DATA INPUT/OUTPUT
DM: INPUT DATA MASK
DQS: 数据选通
CKE: Clock enable
以上的都是属于DDR的。
DATA:不知道是不是你说的8根,应该属于EMMC的INPUT/OUTPUT

拜谢有木有

ok  知道了,灰常感谢

跪谢大神,emcp,我这里的新名词,会再多了解的,谢谢大神耐心讲解啊,这里果然有很多善良的大神!

顶顶顶顶

学习了

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top