微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > Cadence Sigrity 仿真分析讨论 > 叠层设置问题

叠层设置问题

时间:10-02 整理:3721RD 点击:
如下图所示,介电常数设为4.5(好多的资料都是这样设定的),但PCB厂家提供的介电常数才为3.9,两者不一致,请问,可以设为4.5吗?还是得以PCB厂家提供的数据为准?谢谢大家!


当然以厂家提供的为准,因为这是实际的参数。

谢谢,呵!

必须以制板厂的数据为准,你的计算结果即使非常好,到了制板厂它也会根据实际的误差再计算一次,会重新修改相关的参数。

根据实际修改!依照板厂为准。

依照板厂为准。

妈妈说过,顶帖的都是好人呀,哈~

学习了

厂家为主

說以廠家為主的當心踩地雷.
如果廠家能證明他的材料的參數來源的話那還好 , 如果是用湊出來的數字的話.... 等著死吧
曾遇到過廠家亂說一通...

能不能解释下
TOP      0.65        1       0
FR-4    4.91965    4.5   0.035
GND      1.25        1       0
这几个数据是怎么来的?依据是什么?常规的叠层

4.0是板厂标配

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top