微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 信号完整性分析 > Cadence Sigrity 仿真分析讨论 > 关于Cadence SPB 16.5 Allegro SI仿真的若干问题

关于Cadence SPB 16.5 Allegro SI仿真的若干问题

时间:10-02 整理:3721RD 点击:
求大神指教,也希望大家相互之间讨论讨论...
问题1:大家有没有发现,不管做什么板子的信号仿真,也不管驱动器选择的是何种芯片的IBIS模型的IOCell,在激励源(Stimulus State选择Custom)选择自定义模式时,激励信号的上升时间Tr和下降时间Tf均是0.253ns(参看图1).   难道所有的IC芯片的上升/下降时间都是0.253ns吗?不可能吧?

图1


同問~

据我所知这个是和ibis模型有关的

不同的ibis model,數值就會不同。將ibis model中描述的rise time / 0.6 (20~80%),就會等於 0~100%的數值。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top